[1]郝晓莉 刘洪波 沈绪榜.异步FIFO中存储单元的分析设计[J].计算机技术与发展,2007,(03):40-43.
 HAO Xiao-li,LIU Hong-bo,SHEN Xu-bang.Analysis and Design of Memory Cell of Asynchronous FIFO[J].,2007,(03):40-43.
点击复制

异步FIFO中存储单元的分析设计()
分享到:

《计算机技术与发展》[ISSN:1006-6977/CN:61-1281/TN]

卷:
期数:
2007年03期
页码:
40-43
栏目:
智能、算法、系统工程
出版日期:
1900-01-01

文章信息/Info

Title:
Analysis and Design of Memory Cell of Asynchronous FIFO
文章编号:
1673-629X(2007)03-0040-04
作者:
郝晓莉 刘洪波 沈绪榜
西安微电子技术研究所
Author(s):
HAO Xiao-li LIU Hong-bo SHEN Xu-bang
Xi' an Microelectronics Technology Institute
关键词:
异步FIFO双口RAM单元比
Keywords:
asynchronous FIFOdual - port RAMCR
分类号:
TP302
文献标志码:
A
摘要:
从异步FIFO的一般结构入手,重点对异步FIFO中的双端口RAM存储器进行了分析,深入研究了存储单元的读写工作原理,以此得出各单元管子参数设计的尺寸要求以及管子单元比(CR),并根据0.35μmCMOS工艺设计出了1k×9bit的异步FIFO,其渎取速度约为10ns
Abstract:
In this paper the common structure of the asynchronous FIFO is firstly introduced and the dual - port RAM is emphasized. Meanwhile, the way of reading and writing of the memory cell is deeply analyzed. So, the design of parameters and CR of the memory cells are researched. Finally, asynchronous FIFO of 1 k × 9bit is designed by technical library of 0.35μm CMOS. The velocity of reading and writing is about 10ns

相似文献/References:

[1]李震 周玮.一种基于双口RAM的环形数据缓存系统[J].计算机技术与发展,2010,(01):197.
 LI Zhen,ZHOU Wei.A Cycle Data Caching System Based on Dual-Port RAM[J].,2010,(03):197.
[2]刘鹏,胥效文,史忠科.基于FPGA的千兆以太网终端显示系统的设计[J].计算机技术与发展,2014,24(05):184.
 LIU Peng,XU Xiao-wen,SHI Zhong-ke.Design of Gigabit Ethernet Terminal Display System Based on FPGA[J].,2014,24(03):184.

备注/Memo

备注/Memo:
郝晓莉(1981-),女,陕西人,硕士研究生,研究方向为嵌入式计算机体系结构;沈绪榜,中科院院士,研究员,博士生导师,研究方向为计算机体系结构、嵌入武计算机及其芯片设计
更新日期/Last Update: 1900-01-01