[1]吕荣国 蒋林 杨飞.图像缩放的研究与FPGA设计[J].计算机技术与发展,2011,(12):205-208.
 LU Rong-guo,JIANG Lin,YANG Fei.Research and FPGA Design of Image Scaling[J].,2011,(12):205-208.
点击复制

图像缩放的研究与FPGA设计()
分享到:

《计算机技术与发展》[ISSN:1006-6977/CN:61-1281/TN]

卷:
期数:
2011年12期
页码:
205-208
栏目:
应用开发研究
出版日期:
1900-01-01

文章信息/Info

Title:
Research and FPGA Design of Image Scaling
文章编号:
1673-629X(2011)12-0205-04
作者:
吕荣国 蒋林 杨飞
西安邮电学院电子工程学院
Author(s):
LU Rong-guo JIANG Lin YANG Fei
School of Electronic Engineering, Xi ' an University of Posts and Telecommunications
关键词:
图像缩放Catmull_Rom分步插值
Keywords:
image scaling Catmull Rom fractional step interpolation
分类号:
TP391.4
文献标志码:
A
摘要:
针对图像缩放的不同要求,提出一种分步插值图像缩放器结构。对行列在空间上分开,在时间上同步,在开始的K(选择不同的算法K值不同)行行列串行处理,先进行行缩放,再用新生成的像素点进行列操作,K行处理完后,行列并行处理。这种结构使得图像缩放时并行度得到提升,由于行列分开处理使得对于不同要求的场合行列可以采用相同或不同的算法以达到特定的要求。实验表明,该分步式插值电路架构既节省了资源、降低了开销,又提高了图像质量
Abstract:
Due to various request for image scaling,present a hardware design for an image scalar. The scalar allows fractional step interpolation. It is partitioned for two-stage processing with the fast stage realizing horizontal scaling and the second stage realizing vertical scaling. Each stage in itself is a hardware pipeline. Horizontal scaling starts first. When sufficient interpolated rows are generated, vertical scaling will start and run in parallel with horizontal scaling. Both stages may use the same type of arithmetic components for interpolation although their control circuitry may be different. Experimental results indicate that this design is efficient

相似文献/References:

[1]江巨浪.基于改进Catmull—Rom样条的图像缩放算法[J].计算机技术与发展,2007,(04):210.
 JIANG Ju-lang.Image Zooming Algorithm Based on the Improved Catmull - Rom Spline[J].,2007,(12):210.
[2]唐彩虹.一种结合Seam Carving和人脸检测的人像缩放算法[J].计算机技术与发展,2012,(06):111.
 TANG Cai-hong.People Image Resizing Algorithm By Combining Seam Carving and Face Detection[J].,2012,(12):111.

备注/Memo

备注/Memo:
陕西省科技创新工程重大科技专项(13115)(2009ZDKG-43)吕荣国(1985-),男,陕西宝鸡人,硕士研究生,研究方向为集成电路设计;蒋林,教授,博士,硕士生导师,主要研究领域为专用集成电路设计
更新日期/Last Update: 1900-01-01