[1]张荣华 田泽 韩炜.AFDX网络端系统芯片架构的研究与设计[J].计算机技术与发展,2011,(08):165-168.
 ZHANG Rong-hua,TIAN Ze,HAN Wei.AFDX Network End-System Chip Architecture Research and Design[J].,2011,(08):165-168.
点击复制

AFDX网络端系统芯片架构的研究与设计()
分享到:

《计算机技术与发展》[ISSN:1006-6977/CN:61-1281/TN]

卷:
期数:
2011年08期
页码:
165-168
栏目:
应用开发研究
出版日期:
1900-01-01

文章信息/Info

Title:
AFDX Network End-System Chip Architecture Research and Design
文章编号:
1673-629X(2011)08-0165-04
作者:
张荣华 田泽 韩炜
中国航空计算技术研究所
Author(s):
ZHANG Rong-huaTIAN ZeHAN Wei
China Aeronautics Computing Technique Research Institute
关键词:
航空电子全双工交换以太网端系统片上系统
Keywords:
AFDX end-system SoC
分类号:
TP39
文献标志码:
A
摘要:
实时性、确定性和高可靠是航空电子全双工交换以太网(AFDX)网络的技术特点。在对ARINC664Part7协议研究的基础上,提出一种采用专用数据通道的系统架构,并在不同通信模式下对该结构进行分析。与国外参考设计相比,该系统架构缩短了协议处理的时间和数据拷贝,大大降低主机的系统开销,便于芯片物理实现。最后基于该系统架构进行芯片设计,芯片实测结果表明,该系统架构完全满足AFDX网络实时性、确定性的系统要求,方案行之有效
Abstract:
Real-time,determinacy and reliability is the technology feature of Avionics Full Duplex Switched Ethernet(AFDX).It does research and analysis on the ARINC664 Part7,proposes an architecture of using a specific data channel,and discusses the communication process in different mode.Compared with foreign reference design,this architecture to shorten the processing time and the data copying times,greatly reducing host spending,easy to chip physical implementation.Finally,the test of chip design based on this architecture,shows that the architecture to fully meet real-time,deterministic system requirements

相似文献/References:

[1]王治 田泽.一种高性能AFDX监控卡的实现技术研究[J].计算机技术与发展,2010,(08):217.
 WANG Zhi,TIAN Ze.Research of a High Performance AFDX Monitor Card Implementation Technology[J].,2010,(08):217.

备注/Memo

备注/Memo:
2009年国家新增中央投资电子信息产业振兴基金资助项目(发改投资2009-1168)张荣华(1978-),男,云南蒙自人,硕士研究生,工程师,研究方向为SoC设计和验证等;田泽,博士,研究员,研究方向为SoC设计、VLSI设计、嵌入式系统开发和应用
更新日期/Last Update: 1900-01-01