[1]邵刚 田泽 韩炜.ARINC 659总线收发器的设计与优化[J].计算机技术与发展,2011,(08):39-41.
 SHAO Gang,TIAN Ze,HAN Wei.Design and Optimization of ARINC 659 Transceiver[J].,2011,(08):39-41.
点击复制

ARINC 659总线收发器的设计与优化()
分享到:

《计算机技术与发展》[ISSN:1006-6977/CN:61-1281/TN]

卷:
期数:
2011年08期
页码:
39-41
栏目:
智能、算法、系统工程
出版日期:
1900-01-01

文章信息/Info

Title:
Design and Optimization of ARINC 659 Transceiver
文章编号:
1673-629X(2011)08-0039-03
作者:
邵刚 田泽 韩炜
中国航空工业集团公司西安计算技术研究所
Author(s):
SHAO GangTIAN ZeHAN Wei
Aeronautics Computing Technique Research Institute
关键词:
ARINC659BTL收发器IEEE1194.1
Keywords:
ARINC 659 BTL transceiver IEEE 1194.1
分类号:
TP39
文献标志码:
A
摘要:
ARINC 659总线是航空电子产品里使用较多的一种wire-OR总线结构。文中介绍了一款为8通道的ARINC 659总线优化的收发器的设计和优化,首先研究了ARINC 659背板应用的物理效应、负载、驱动能力和传输延迟等特性,并综合考虑BTL电平标准和wire-OR总线结构及ARINC 659总线负载和应用实际,使用0.35μm BiCmos工艺进行了8通道的ARINC 659总线收发器芯片的设计和优化。通过测试表明,ARINC 659总线端与TTL端的收发正常,交流参数符合IEEE1194.1,ARINC 659物理层的定义。综合测试结果文中所述的收发器功能正确,可用于ARINC 659物理层的收发
Abstract:
ARINC 659 bus is a kind of wired-OR bus which was widely used in aeronautic electric equipment.In the article a 8 channels ARINC 659 transceiver was designed and optimized.Firstly,the backplane environment was investigated with respect to physical effect,load and transition characteristic.Secondly,the BTL standard,the bus structure and the application factor are taking into account in this design.Finally,the chip was made with 0.35μm BiComs process with 8 channels in a chip.The test results show that the transmit functions are realized,DC,AC parameter fit IEEE 1194.1 and ARINC 659 physical layer definition.In conclusion,the design work fulfills all the functions which were designed,the chip can be used as ARINC 659 physical layer transceiver with low bit error rate

相似文献/References:

[1]郭亮 李玲 田泽 许宏杰.ARINC659总线接口芯片的FPGA原型验证[J].计算机技术与发展,2009,(12):240.
 GUO Liang,LI Ling,TIAN Ze,et al.FPGA Prototype Verification of ARINC 659 Bus Interface Chip[J].,2009,(08):240.
[2]曹朋朋 田泽 许宏杰 刘宁宁.ARINC659命令表配置工具设计与实现[J].计算机技术与发展,2012,(07):235.
 CAO Peng-peng,TIAN Ze,XU Hong-jie,et al.Design and Implementation of ARINC 659 Config Tools[J].,2012,(08):235.

备注/Memo

备注/Memo:
国家“十二五”微电子预研项目(513080106)邵刚(1978-),男,江苏南通人,硕士,助理工程师,研究方向为模拟集成电路设计和验证等;田泽,博士,研究员,研究方向为SoC设计、VLSI设计、嵌入式系统开发和应用
更新日期/Last Update: 1900-01-01