[1]王钰.多机可缩放性高速缓冲存储器一致性协议分析[J].计算机技术与发展,2009,(02):94-97.
 WANG Yu.Analysis on Coincidence Protocol of Multi - CPU Machine' s Scaleable Cache[J].,2009,(02):94-97.
点击复制

多机可缩放性高速缓冲存储器一致性协议分析()
分享到:

《计算机技术与发展》[ISSN:1006-6977/CN:61-1281/TN]

卷:
期数:
2009年02期
页码:
94-97
栏目:
智能、算法、系统工程
出版日期:
1900-01-01

文章信息/Info

Title:
Analysis on Coincidence Protocol of Multi - CPU Machine' s Scaleable Cache
文章编号:
1673-629X(2009)02-0094-04
作者:
王钰
西安邮电学院计算机科学与技术系
Author(s):
WANG Yu
Computer Science Department, Xi'an Institute of Posts and Telecomunications
关键词:
可缩放性Cache一致性多微机系统
Keywords:
sealability cache coincidence multi- CPU system
分类号:
TN957.51
文献标志码:
A
摘要:
分析了可缩放共享存赭器多机系统Cache一致性协议的软硬件解决方案。集中式控制方法只适应于规模适中的多机系统,这是因为数据块共享信息存放在系统存储器中,成为性能提高的瓶颈:分布式控制方法允许系统拥有多个存储器控制部件,适合于大规模的多机系统。基于软件的Cache一致性技术建立在对源程序的预处理基础上,基本不需要或只需要很少的额外硬件。处理机数量的变化并不改变源程序的属性,编译程序的分析结果适用于任何规模的多处理机系统,具有很强的可缩放性。
Abstract:
Presents the scheme of the hardware and software solution for the cache coineidence protocol on the multi - CPU machine with a scalable memory system. Centralized control mode can be only used in the moderate multi - CPU system, just because the shared da

备注/Memo

备注/Memo:
陕西省自然科学基金(2O04F28)王钰(1956-),男,山西万荣人,副教授,从事计算机系统结构的教学与研究。
更新日期/Last Update: 1900-01-01