[1]王亚东 陈咏恩.AVS帧间预测亮度插值模块的VLSI实现[J].计算机技术与发展,2009,(01):190-192.
 WANG Ya-dong,CHEN Yong-en.VLSI Implementation of Inter Prediction Luminance Interpolation Circuit for AVS[J].,2009,(01):190-192.
点击复制

AVS帧间预测亮度插值模块的VLSI实现()
分享到:

《计算机技术与发展》[ISSN:1006-6977/CN:61-1281/TN]

卷:
期数:
2009年01期
页码:
190-192
栏目:
应用开发研究
出版日期:
1900-01-01

文章信息/Info

Title:
VLSI Implementation of Inter Prediction Luminance Interpolation Circuit for AVS
文章编号:
1673-629X(2009)01-0190-03
作者:
王亚东 陈咏恩
同济大学通信软件及专用集成电路设计中心
Author(s):
WANG Ya-dong CHEN Yong-en
Design Center Of Communication Software and ASIC CDHK, Tongji University
关键词:
AVS帧间预测亮度插值硬件架构
Keywords:
AVS inter prediction luminance interpolation VLSI architecture
分类号:
TN919.8
文献标志码:
A
摘要:
为了推动音视频编码标准(AVS)解码芯片产业的发展,提出了一种基于AVS标准的帧间预测亮度插值电路的硬件结构。该设计将像素点按位置的不同分为三层,并采用了不同的流水线结构予以实现,充分利用了像素点之间的复用情况,兼顾处理速度和实现代价两方面考虑,硬件实现效率较高。满足了硬件资源以及系统时钟频率的要求。
Abstract:
To promote the development of the audio video coding standard (AVS) chip industry, an inter prediction Iuminance interpolation circuit architecture for AVS is proposed in this paper. The pixel points are divided into three layers according to their differ

相似文献/References:

[1]秦永红 戴小文.基于DM642 PCI Master读方式的AVS视频数据传输实现[J].计算机技术与发展,2008,(05):185.
 QIN Yong-hong,DAI Xiao-wen.Design of AVS Data Stream Transfer Subsystem Based on TMS320DM642 PCI Master[J].,2008,(01):185.
[2]郑君君 刘连芳.视频编码标准的发展和研究[J].计算机技术与发展,2007,(05):76.
 ZHENG Jun-jun,LIU Lian-fang.Overview Of Video Coding Standard[J].,2007,(01):76.

备注/Memo

备注/Memo:
王亚东(1984-),男,硕士研究生,研究方向为信号与信息处理;陈咏恩,博士,教授,博士生导师,德国Borscher奖获得者,研究方向为通信中的信号处理。
更新日期/Last Update: 1900-01-01