[1]郑华 刘笃仁.基于ASIC的重置逐比特移位相减开平方计算[J].计算机技术与发展,2006,(06):196-197.
 ZHENG Hua,LIU Du-ren.Binary Restoring Shift/Subtract Square- Rooter Bit by Bit Based on ASIC[J].,2006,(06):196-197.
点击复制

基于ASIC的重置逐比特移位相减开平方计算()
分享到:

《计算机技术与发展》[ISSN:1006-6977/CN:61-1281/TN]

卷:
期数:
2006年06期
页码:
196-197
栏目:
智能、算法、系统工程
出版日期:
1900-01-01

文章信息/Info

Title:
Binary Restoring Shift/Subtract Square- Rooter Bit by Bit Based on ASIC
文章编号:
1673-629X(2006)06-0196-02
作者:
郑华 刘笃仁
西安电子科技大学电子工程学院
Author(s):
ZHENG Hua LIU Du-ren
School of Electronic Engineering, Xidian University
关键词:
专用集成电路速度面积重置逐比特
Keywords:
ASICspeedareabinary restoringbit by bit
分类号:
TP331.2
文献标志码:
A
摘要:
采用专用集成电路实现一种功能,一般要考虑以下3个方面:精度、速度和面积。考虑实际芯片的这3个因素,文中采用重置逐比特移位相减法设计了一个开平方的数字专用集成电路。该电路能够对一个32比特的数据进行开平方,最终得到一个16比特的平方根值。该设计面积很小,适用于低频ASIC
Abstract:
When a function is fulfilled by ASIC,three factors must be considered, speed, precision and area. A digital ASIC which can get the restoring square root hit by bit was designed in this paper. The circuit deals with a 32 bits data, then gets a 16 bits square root. The design costs a little areas and it is applied in ASIC which works with lower frequency

相似文献/References:

[1]李哲,田泽,王世中,等. 基于PLB4总线的DDR3控制器的设计与优化[J].计算机技术与发展,2016,26(03):181.
 LI Zhe,TIAN Ze,WANG Shi-zhong,et al. Design and Optimization of DDR3 Controller Based on PLB4 Bus[J].,2016,26(06):181.

备注/Memo

备注/Memo:
郑华(1979-),男,浙江人,硕士研究生,研究方向为电路与系统;刘笃仁,教授,博士生导师,研究方向为计算机辅助设计(CAD)和计算机辅助测试(CAT)。
更新日期/Last Update: 1900-01-01